Taula de continguts:
- Definició: què significa Cache Pipeline Burst (Pache Cache)?
- Techopedia explica Pipeline Burst Cache (Pache Cache)
Definició: què significa Cache Pipeline Burst (Pache Cache)?
Pipeline cache burst (PBC) és un tipus de mòdul de memòria cau o memòria que permet un processador llegir i obtenir dades successivament d’un pipeline de dades.
És una arquitectura de memòria cau que s’utilitza per dissenyar memòria cau L1 i L2. Es va donar a conèixer per primera vegada a mitjans dels anys 90 com a alternativa a la memòria cau asíncrona o al cau de ràfega sincrònica.
Techopedia explica Pipeline Burst Cache (Pache Cache)
La memòria cau de ràfega (PBC) es dissenya principalment per augmentar les operacions de memòria cau i minimitzar el temps d'espera del processador. Generalment, PBC (normalment caché L1 o L2) està directament connectat o connectat al processador com a emmagatzematge de dades o buffer.
Les dades de PBC es recuperen o s’escriuen en una successió de quatre cicles: cal quatre transferències successives abans que l’emmagatzematge de la memòria cau es transfereixi al processador.
La memòria cau de ràfecs de pipeline funciona en dos modes diferents:
- Mode de ràfega: permet que la memòria cau pre-recupere el contingut de la memòria abans que siguin requerits pel processador.
- Mode de canalització: En aquest mode, es pot accedir al valor de memòria similar des de la memòria cau i la memòria RAM simultàniament.
Amb PBC, les dades que s'ha de processar al costat del processador es conserven en una memòria intermèdia o àrea d'emmagatzematge.